单项选择(2023年计算机统考

若有存储总线宽度为64位,总线时钟频率为1GHZ,在总线上传输一个数据支地址需要一个的时钟周期,不支持突发传送,若该总线连接CPU和主存,主存每次准备个64位数据需要6ns,主存块大小为32B,则读取一个主存块时间为【 】。

A、8ns

B、11ns

C、26ns

D、32ns

答案解析

D

讨论

采用取指、解码、执行、存储、写入5段流水线,RISC处理器 ,S0, S1, S2, S3, t2 为寄存器编号,Ⅰ1 : add S2 Sl S0 //[R[S2)] R[S1]+R[S0]Ⅰ2 : add load(S3)0(S2) //[R[S2]] R[S1]+R[S0]Ⅰ3 : beq t2 S3 L1 //if R[t2]==R[S3] jump to L1Ⅰ4 : add t2 t3 I0 //[R[t2]] R(L2)+I0如采用旁路技术处理数据相关,即采用专用数据通路技术处珅器, 则在 , Ⅰ1~ Ⅰ4执行过程中, 发生流水线阻塞的有【 】。

数据通路由逻辑元件和时序元件组成, 以下是组合逻辑元件的是【 】。Ⅰ算术逻辑部件ALUⅡ 程序计数器PCⅢ 通用寄存器Ⅵ 多路选择器MUX

某运算类型指令中有一个地址码为通用寄存器编号,对应通用寄存器中存放的是操作数或操作数地址,CPU 区分两者的依据是【 】。

已知 x、y 为 int 类型,当 x=100,y=200 时,执行 x-y 指令得到的溢出标志 OF 和借位标志 CF 分别为 0,1,那么当 x=10,y=-20 时,执行该指令得到的 OF 和 CF 分别是【 】。

某计算机的CPU有30根地址线 ,按字节编址,CPU和主存芯片连接时,要求主存芯片占满所有可能存储地址空间,并且RAM区和ROM区所分配的容量大小比为3:1。若ROM在连续高地址区,则ROM的地址范围【 】。

已知 float 型变量用 IEEE754 单精度浮点数格式表示。若 float 型变量 x 的机器数为8020 000H,则 x 的值【 】。[注:此题有问题,求证中]

若short型变量x=-8190,则x的机器数为【 】。

若机器M的主频为1.5Ghz,在M上执行程序P的指令条数为5×105,P的平均CPI为1.2,则P在M上的指令执行速度和用户CPU时间分别为【 】。

以下关于海明码的叙述中,正确的是【 】。

采用模2除法进行校验码计算的是【 】。