单项选择(2015年秋程序员软考)

计算机刚加电时,【 】的内容不是随机的。

A、E2PROM

B、RAM

C、通用寄存器

D、数据寄存器

答案解析

A

【解析】

E2PROM是电可擦可编程只读存储器的简称,其内容需提前设置好,可通过高于普通电压的作用来擦除和重编程(重写)。

E2PROM一般用于即插即用(Plug&Play)设备,也常用在接口卡中,用来存放硬件设置数据,以及用在防止软件非法拷贝的“硬件锁”上面。

RAM(随机存储器)是与CPU直接交换数据的内部存储器,也是主存(内存)的主要部分。在工作状态下RAM可以随时读写,而且速度很快,计算机刚加电时,其内容是随机的通用寄存器是CPU中的寄存器,一般用于传送和暂存数据,也可参与算术逻辑运算,并保存运算结果。

数据寄存器是通用寄存器的一种,或者是作为CPU与内存之间的接口,用于暂存数据。

讨论

【 】类型的存储器速度最快。

衡量一个主存储器的主要指标性能有哪些?

CPU对主存储器进行读/写操作,应该分别给出哪些信息?

目前微机中使用的半导体存储器包括哪几种类型?它们各有哪些特点?分别适用于什么场合(请从存取方式、制造工艺、速度、容量等各个方面讨论)?人们常说的内存是指这其中的哪一种或哪几种类型?

指令地址中地址码的位数与直接访问的存储器空间和最小寻址单位有什么关系?字寻址计算机和字节寻址计算机在地址码的安排上有保区别?PC系列微机的指令系统可支持对字节、字、双字、四倍字的运算,试写出在对准边界时,字节地址、字地址、双字地址和四倍字地址有何特点?

若有存储总线宽度为64位,总线时钟频率为1GHZ,在总线上传输一个数据支地址需要一个的时钟周期,不支持突发传送,若该总线连接CPU和主存,主存每次准备个64位数据需要6ns,主存块大小为32B,则读取一个主存块时间为【 】。

某计算机的CPU有30根地址线 ,按字节编址,CPU和主存芯片连接时,要求主存芯片占满所有可能存储地址空间,并且RAM区和ROM区所分配的容量大小比为3:1。若ROM在连续高地址区,则ROM的地址范围【 】。

以下关于CPU与IO设备交换数据时所用控制方式的叙述中,错误的是【 】。

构成计算机系统内存的主要存储器件是【 】。

下列部件中属于CPU中算术逻辑单元的部件是【 】。

说明采用层次存储器系统所追求的目标,以及能够达到这种目标是建立在什么原理之上。

计算机系统的三级存储器结构指的是_________、_________和_________。

在多级存储体系中,Cache的主要功能是____________,虚拟存储器的主要功能是____________。

某计算机的存储系统是由Cache、主存和磁盘组成的虚拟存储系统。若一字在Cache中,访问它需要时间T1ns;若字不在主存中,将其从磁盘装入主存需要T2ns,主存访问时间为T3ns,若Cache的命中率为p1,主存命中率为p2,求出该存储系统的平均字访问时间。

设有主存M1和辅存M2构成的2级存储体系,其中M1和M2的读出时间分别是1微秒和1毫秒。经实测,该2级存储系统的平均读出时间为100微秒。欲使其减小为10微秒,试改出两种改进的实现方法。

试述带有Cache的内存储器的读写原理。

Cache存储器中保存的字块和__________中相应的字块保持一致。

在主存—Cache存储系统中,当写操作Cache命中时有_________和_________两种更新策略,当写操作不命中是有_________和_________两种更新策略。

解决多处理机系统中各Cache数据一致性问题的主要方法有软件方法、采用总线监测机制和采用__________方法。

某机主存的读写周期为1μs。今采用增设Cache方案和采用多体交叉存取方案来使其有效访问周期减少到0.2μs,试问:① 设Cache的命中率为90%,则Cache的读写周期应为多少才能满足要求?② 设在多体交叉存取访问时,产生存储体访问冲突的概率为10%,则应有多少存储体并行工作才能满足要求?